XCF128XFTG64C Encapsulation BGA64 XL yüksək sıxlıqlı konfiqurasiya və saxlama cihazları
Məhsul Atributları
TİP | TƏSVİRİ |
Kateqoriya | İnteqrasiya edilmiş sxemlər (IC) |
Mfr | AMD Xilinx |
Serial | - |
Paket | Tabla |
Məhsul statusu | Köhnəlmiş |
Proqramlaşdırıla bilən tip | Proqramlaşdırıla bilən sistemdə |
Yaddaş Ölçüsü | 128 Mb |
Gərginlik - Təchizat | 1.7V ~ 2V |
İşləmə temperaturu | -40°C ~ 85°C |
Montaj növü | Səth montajı |
Paket / Çanta | 64-TBGA |
Təchizatçı Cihaz Paketi | 64-FTBGA (10×13) |
Əsas məhsul nömrəsi | XCF128 |
Sənədlər və Media
RESURS NÖVÜ | LINK |
Məlumat vərəqləri | XCF128XFT(G)64C məlumat cədvəli |
Ətraf Mühit Məlumatı | Xiliinx RoHS Sertifikatı |
PCN köhnəlməsi/ EOL | Çoxlu Cihazlar 01/İyun/2015 |
PCN Hissəsinin Vəziyyətinin Dəyişməsi | Hissələr 25/04/2016-cı ildə yenidən aktivləşdirildi |
HTML məlumat cədvəli | XCF128XFT(G)64C məlumat cədvəli |
Ətraf Mühit və İxrac Təsnifatları
ATRIBUT | TƏSVİRİ |
RoHS Vəziyyəti | ROHS3 Uyğundur |
Nəmlik Həssaslıq Səviyyəsi (MSL) | 3 (168 saat) |
REACH Vəziyyəti | Təsirsiz REACH |
ECCN | 3A991B1A |
HTSUS | 8542.32.0071 |
Xilinx, sistemdaxili proqramlaşdırıla bilən konfiqurasiya PROM-larının XC18V00 seriyasını təqdim edir (Şəkil 1).Bu 3.3V ailəsindəki cihazlara 4 meqabit, 2 meqabit, 1 meqabit və 512 kilobitlik PROM daxildir ki, bu da Xilinx FPGA konfiqurasiya bit axınlarının yenidən proqramlaşdırılması və saxlanması üçün asan, sərfəli metodu təmin edir.
FPGA Master Serial rejimində olduqda, PROM-u idarə edən konfiqurasiya saatı yaradır.CE və OE aktivləşdirildikdən sonra qısa bir giriş vaxtı FPGA DIN pininə qoşulmuş PROM DATA (D0) pinində məlumatlar mövcuddur.Yeni məlumatlar hər yüksələn saat kənarından qısa bir müddət sonra əlçatan olur.FPGA konfiqurasiyanı tamamlamaq üçün müvafiq sayda saat impulsları yaradır.FPGA Slave Serial rejimində olduqda, PROM və FPGA xarici saatla işləyir.
FPGA Master Select MAP rejimində olduqda, FPGA PROM-u idarə edən konfiqurasiya saatı yaradır.FPGA Slave Paralel və ya Slave Select MAP rejimində olduqda, xarici osilator PROM və FPGA-nı idarə edən konfiqurasiya saatını yaradır.CE və OE aktivləşdirildikdən sonra məlumat PROM-un DATA (D0-D7) pinlərində mövcuddur.Yeni məlumatlar hər yüksələn saat kənarından qısa bir müddət sonra əlçatan olur.Məlumatlar CCLK-nin aşağıdakı yüksələn kənarında FPGA-ya saatlanır.Sərbəst işləyən osilator Slave Paralel və ya Slave Select MAP rejimlərində istifadə edilə bilər.
Aşağıdakı cihazın CE girişini idarə etmək üçün CEO çıxışından istifadə edərək bir neçə cihaz sıralana bilər.Bu zəncirdəki bütün PROM-ların saat girişləri və DATA çıxışları bir-birinə bağlıdır.Bütün cihazlar uyğundur və ailənin digər üzvləri ilə və ya XC17V00 birdəfəlik proqramlaşdırıla bilən serial PROM ailəsi ilə kaskadlaşdırıla bilər.