order_bg

məhsullar

Məntiq və Flip Flops-SN74LVC74APWR

Qısa Təsvir:

SNx4LVC74A cihazları iki müsbət kənar tetiklenen D tipli flip-flopları bir rahat şəkildə birləşdirir.
qurğu.
SN54LVC74A 2,7-V - 3,6-V VCC əməliyyatı üçün, SN74LVC74A isə
1.65-V - 3.6-V VCC əməliyyatı.Əvvəlcədən təyin edilmiş (PRE) və ya aydın (CLR) girişlərdə aşağı səviyyə digər girişlərin səviyyələrindən asılı olmayaraq çıxışları təyin edir və ya sıfırlayır.PRE və CLR qeyri-aktiv olduqda (yüksək), quraşdırma vaxtı tələblərinə cavab verən verilənlər (D) girişindəki məlumatlar saat impulsunun müsbət kənarındakı çıxışlara ötürülür.Saatın işə salınması gərginlik səviyyəsində baş verir və saat nəbzinin yüksəlmə vaxtı ilə birbaşa əlaqəli deyil.Saxlama vaxtı intervalından sonra D girişindəki məlumatlar çıxışlardakı səviyyələrə təsir etmədən dəyişdirilə bilər.Məlumat giriş/çıxışları və nəzarət girişləri həddindən artıq gərginliyə dözümlüdür.Bu xüsusiyyət qarışıq gərginlikli mühitdə aşağı tərcümə üçün bu cihazların istifadəsinə imkan verir.


Məhsul təfərrüatı

Məhsul Teqləri

Məhsul Atributları

TİP TƏSVİRİ
Kateqoriya İnteqrasiya edilmiş sxemlər (IC)

Məntiq

Flip Flops

Mfr Texas Alətləri
Serial 74LVC
Paket Tape & Reel (TR)

Kəsmə lenti (CT)

Digi-Reel®

Məhsul statusu Aktiv
Funksiya Set (Ön təyin) və Sıfırla
Növ D tipi
Çıxış növü Tamamlayıcı
Elementlərin sayı 2
Element başına bitlərin sayı 1
Saat Tezliyi 150 MHz
Maks Yayılma Gecikməsi @ V, Maks CL 5.2ns @ 3.3V, 50pF
Tətik növü Müsbət kənar
Cari - Çıxış Yüksək, Aşağı 24mA, 24mA
Gərginlik - Təchizat 1.65V ~ 3.6V
Cari - Sakit (Iq) 10 µA
Giriş Kapasitansı 5 pF
İşləmə temperaturu -40°C ~ 125°C (TA)
Montaj növü Səth montajı
Təchizatçı Cihaz Paketi 14-TSSOP
Paket / Çanta 14-TSSOP (0.173", 4.40mm Eni)
Əsas məhsul nömrəsi 74LVC74


Sənədlər və Media

RESURS NÖVÜ LINK
Məlumat vərəqləri SN54LVC74A, SN74LVC74A
Seçilmiş Məhsul Analoq həllər

Məntiq Həlləri

PCN Qablaşdırma Reel 10/iyul/2018

Makaralar 19/Apr/2018

HTML məlumat cədvəli SN54LVC74A, SN74LVC74A
EDA modelləri SnapEDA tərəfindən SN74LVC74APWR

Ultra Librarian tərəfindən SN74LVC74APWR

Ətraf Mühit və İxrac Təsnifatları

ATRIBUT TƏSVİRİ
RoHS Vəziyyəti ROHS3 Uyğundur
Nəmlik Həssaslıq Səviyyəsi (MSL) 1 (Limitsiz)
REACH Vəziyyəti Təsirsiz REACH
ECCN EAR99
HTSUS 8542.39.0001

Flip-Flop və Latch

ŞəpşəpMandalinformasiya saxlamaq üçün istifadə edilə bilən iki sabit vəziyyətə malik ümumi rəqəmsal elektron cihazlardır və bir flip-flop və ya latch 1 bit məlumat saxlaya bilir.

Flip-Flop (Qısaldılmış FF), həmçinin bistable qapı kimi tanınan, həmçinin bistable flip-flop kimi tanınan, iki vəziyyətdə işləyə bilən rəqəmsal məntiq dövrəsidir.Flip-floplar, tetik kimi də tanınan bir giriş impulsunu alana qədər öz vəziyyətində qalırlar.Giriş impulsu qəbul edildikdə, flip-flop çıxışı qaydalara uyğun olaraq vəziyyəti dəyişir və sonra başqa bir tətik qəbul edilənə qədər bu vəziyyətdə qalır.

Nəbz səviyyəsinə həssas olan mandal, saatın nəbzinin səviyyəsinə görə vəziyyəti dəyişir, mandal səviyyə ilə işə salınan saxlama vahididir və məlumatların saxlanmasının hərəkəti giriş siqnalının səviyyə qiymətindən asılıdır, yalnız mandalı kiliddə olduqda. vəziyyəti aktivləşdirsəniz, çıxış məlumat girişi ilə dəyişəcək.Latch flip-flopdan fərqlidir, o, məlumatların bağlanması deyil, çıxışdakı siqnal giriş siqnalı ilə dəyişir, eynilə buferdən keçən siqnal kimi;mandal siqnalı mandalı kimi çıxış etdikdən sonra məlumatlar kilidlənir və giriş siqnalı işləmir.Mandala şəffaf qapaq da deyilir, yəni qapanmadıqda çıxış giriş üçün şəffaf olur.

Latch və flip-flop arasındakı fərq
Latch və flip-flop yaddaş funksiyasına malik ikili saxlama qurğularıdır və müxtəlif zamanlama məntiqi sxemlərini tərtib etmək üçün əsas cihazlardan biridir.Fərq ondadır: latch onun bütün giriş siqnalları ilə bağlıdır, giriş siqnalı dəyişdikdə mandalı dəyişir, saat terminalı yoxdur;flip-flop saat tərəfindən idarə olunur, yalnız saat cari girişi nümunə götürmək, çıxışı yaratmaq üçün işə salındıqda.Təbii ki, həm latch, həm də flip-flop zamanlama məntiqi olduğundan, çıxış təkcə cari girişlə deyil, həm də əvvəlki çıxışla bağlıdır.

1. mandal sinxron idarəetmə deyil, səviyyə ilə işə salınır.DFF saat kənarı və sinxron idarəetmə ilə işə salınır.

2、latch giriş səviyyəsinə həssasdır və naqillərin gecikməsindən təsirlənir, ona görə də çıxışın buruqlar yaratmamasını təmin etmək çətindir;DFF-nin buruq əmələ gətirmə ehtimalı azdır.

3, Əgər siz mandalı və DFF qurmaq üçün qapı sxemlərindən istifadə edirsinizsə, latch DFF-dən daha az qapı resursunu istehlak edir, bu da DFF-dən daha üstün yerdir.Buna görə də, ASIC-də mandalı istifadənin inteqrasiyası DFF-dən daha yüksəkdir, lakin bunun əksi FPGA-da doğrudur, çünki FPGA-da standart mandalı vahidi yoxdur, lakin DFF vahidi var və LATCH-in həyata keçirilməsi üçün birdən çox LE lazımdır.mandal səviyyə tetiklenir, bu, aktivləşdirilmə sonunun olması ilə bərabərdir və aktivləşdirildikdən sonra (aktivləşdirilmə səviyyəsi zamanı) naqilə ekvivalentdir və bu, çıxışdan asılı olaraq dəyişir.Qeyri-aktiv vəziyyətdə görünə bilən və flip-flop fərqi olan orijinal siqnalı qorumaqdır, əslində bir çox dəfə mandalı ff əvəz etmir.

4, latch son dərəcə mürəkkəb statik vaxt analizinə çevriləcəkdir.

5, hazırda mandalı yalnız intel P4 CPU kimi çox yüksək səviyyəli dövrədə istifadə olunur.FPGA-nın mandalı bloku var, registr vahidi mandalı kimi konfiqurasiya edilə bilər, xilinx v2p təlimatında registr/latch vahidi kimi konfiqurasiya ediləcək, qoşma xilinx yarım dilim struktur diaqramıdır.Digər modellər və FPGA istehsalçıları yoxlamaya getmədilər.--Şəxsən mən xilinx-in altera ilə birbaşa uyğunlaşa biləcəyini düşünürəm, bir neçə LE-yə daha çox problem yarada bilər, lakin xilinx cihazı deyil, hər dilim belə konfiqurasiya edilə bilər, altera-nın yeganə DDR interfeysində xüsusi mandalı var, ümumiyyətlə yalnız mandal dizaynında yüksək sürətli dövrə istifadə olunacaq.altera'nın LE heç bir mandalı quruluşu deyil və sp3 və sp2e-ni yoxlayın və digərini yoxlamaq üçün təlimatda bu konfiqurasiyanın dəstəkləndiyi deyilir.Altera haqqında wangdian ifadəsi doğrudur, altera-nın ff-i qapaq üçün konfiqurasiya edilə bilməz, mandalı həyata keçirmək üçün axtarış cədvəlindən istifadə edir.

Ümumi dizayn qaydası belədir: əksər dizaynlarda kiliddən qaçın.bu dizayn imkan verəcək zamanlama bitdi və o, çox gizli, qeyri-veteran tapa bilməz.mandalı ən böyük təhlükə buruqları süzməməkdir.Bu dövrənin növbəti səviyyəsi üçün son dərəcə təhlükəlidir.Buna görə də, D flip-flop yerini istifadə edə bildiyiniz müddətcə mandalı istifadə etməyin.


  • Əvvəlki:
  • Sonrakı:

  • Mesajınızı buraya yazın və bizə göndərin